國產(chǎn)EDA新突破,英諾達推出RTL功耗優(yōu)化工具!
【ZiDongHua之“設(shè)計自動化”收錄關(guān)鍵詞:英諾達 EDA 集成電路 半導(dǎo)體產(chǎn)業(yè) 高質(zhì)量發(fā)展】
國產(chǎn)EDA新突破,英諾達推出RTL功耗優(yōu)化工具!
?。?025年3月20日,四川成都)英諾達(成都)電子科技有限公司隆重推出芯片設(shè)計早期RTL級功耗優(yōu)化工具—EnFortius®RTL Power Explorer(ERPE),該工具可以高效、全面地在RTL設(shè)計階段進行功耗優(yōu)化機會的分析和探索,幫助設(shè)計師最大程度地減少芯片的功耗。ERPE產(chǎn)品也即將在本月27、28號舉行的IIC Shanghai亮相,歡迎您在現(xiàn)場體驗試用。
RTL階段功耗優(yōu)化:芯片能效提升的關(guān)鍵
在當(dāng)代大規(guī)模集成電路設(shè)計中,隨著芯片設(shè)計的復(fù)雜性指數(shù)級增加,使得功耗在整個IC設(shè)計流程中更加難以駕馭。功耗優(yōu)化在芯片設(shè)計階段考慮越早收益越高,相較于后期物理設(shè)計或制造階段,RTL層級的高抽象性為設(shè)計者提供了全局視角,使其能夠在微架構(gòu)層面系統(tǒng)性地消除冗余功耗,同時避免后期迭代中高昂的修正代價,顯著提升了設(shè)計中功耗收斂的效率。因此,RTL階段的功耗優(yōu)化已成為決定芯片能效與成本的核心環(huán)節(jié)。
ERPE:基于深度可達性分析的功耗優(yōu)化利器
ERPE基于英諾達的精準(zhǔn)功耗分析技術(shù),采用獨創(chuàng)的深度可達性分析(DRA,Deep Reachability Analysis)算法,專注于在RTL階段探索時鐘優(yōu)化的可能性,并通過內(nèi)設(shè)的邏輯優(yōu)化引擎完成門控使能信號(Clock Gating Enable)的邏輯優(yōu)化,向用戶提出功耗優(yōu)化的機會。
ERPE的核心優(yōu)勢在于其能夠在設(shè)計早期階段識別功耗優(yōu)化的關(guān)鍵點,從而避免后期設(shè)計迭代中的高昂成本。通過內(nèi)建核心算法的功耗分析和優(yōu)化建議,ERPE顯著提升了設(shè)計效率,助力實現(xiàn)低功耗的芯片設(shè)計目標(biāo)。這一工具的應(yīng)用,不僅推動了RTL低功耗設(shè)計方法在使用EDA工具上的深入探索,也為各種工藝下的芯片功耗優(yōu)化提供了強有力的支持。
江蘇華創(chuàng)微系統(tǒng)有限公司的芯片項目負(fù)責(zé)人符青表示:“RTL階段的功耗優(yōu)化總是面臨諸多挑戰(zhàn),不僅耗時費力,而且效果有限。ERPE的引入徹底改變了這一現(xiàn)狀,顯著提高了功耗優(yōu)化效率。特別是在時鐘優(yōu)化和門控使能信號邏輯優(yōu)化方面,ERPE展現(xiàn)出了卓越的性能,可以大幅降低芯片功耗,同時縮短設(shè)計周期”。
英諾達的董事長、CEO王琦博士表示:“我們深知,在RTL階段就進行高效的功耗分析和優(yōu)化,對于提升芯片能效、降低成本具有至關(guān)重要的作用。ERPE是我們在低功耗設(shè)計領(lǐng)域邁出的又一重要一步,凝聚了英諾達團隊多年的技術(shù)積累和創(chuàng)新智慧。我們相信,ERPE將為廣大芯片設(shè)計師提供一個強有力的工具,幫助他們更加高效、便捷地實現(xiàn)功耗優(yōu)化目標(biāo)”。
隨著ERPE的發(fā)布,英諾達進一步完善了其在低功耗設(shè)計領(lǐng)域的產(chǎn)品布局。EnFortius®凝鋒®低功耗設(shè)計系列目前已推出了4款工具,覆蓋芯片架構(gòu)設(shè)計、前端設(shè)計、驗證、邏輯實現(xiàn)及物理實現(xiàn)等全流程,為客戶提供從設(shè)計到實現(xiàn)的完整低功耗解決方案。

ERPE技術(shù)亮點
在芯片設(shè)計中,時鐘門控技術(shù)已經(jīng)被廣泛地應(yīng)用以降低整體功耗,然而傳統(tǒng)的綜合工具只是根據(jù)組合電路結(jié)構(gòu)對寄存器插入時鐘門控邏輯(combinational clock gating),無法通過分析時序結(jié)構(gòu)來識別更深層潛在的時鐘門控機會。而ERPE采用了多種技術(shù)策略可以在RTL階段發(fā)現(xiàn)時序時鐘門控邏輯(sequential clock gating),估算采用該時鐘門控邏輯帶來的功耗收益,打印出詳細(xì)的報告供RTL設(shè)計師選擇最有效的電路優(yōu)化策略,該報告不僅清晰地展示了不同時鐘門控策略的功耗節(jié)省潛力,還將指出電路性能、面積和時序等多維度指標(biāo),幫助設(shè)計師快速決策最優(yōu)的功耗優(yōu)化方案。
可觀測性驅(qū)動時鐘門控優(yōu)化(ODCG)技術(shù)通過分析寄存器輸出在下游電路中不可觀察(即不被使用)的條件,并利用這些條件來提取新的時鐘門控使能信號或?qū)σ延械臅r鐘門控信號進行增強,從而在不影響電路功能的前提下盡可能降低功耗。
穩(wěn)定信號驅(qū)動時鐘門控(SDCG)技術(shù)通過分析寄存器輸入端的上游邏輯,找出那些輸入長期穩(wěn)定不變的條件,并據(jù)此條件提取新的時鐘門控使能信號或?qū)σ延械臅r鐘門控信號進行增強,以減少不必要的寄存器時鐘翻轉(zhuǎn),從而降低功耗。
ERPE的DRA算法可以最大程度探索ODCG與SDCG的可能性,然后通過內(nèi)設(shè)的邏輯優(yōu)化引擎完成這兩類門控使能信號的邏輯優(yōu)化,并自動生成新的時鐘門控邏輯代碼,大大降低了設(shè)計師修改RTL的難度。最后,工具可利用內(nèi)建RTL功耗分析引擎報告出每個ODCG和SDCG所帶來的功耗收益。

關(guān)于英諾達
英諾達(成都)電子科技有限公司是一家由行業(yè)頂尖資深人士創(chuàng)立的本土EDA企業(yè),公司堅持以客戶需求為導(dǎo)向,幫助客戶實現(xiàn)價值最大化,為中國半導(dǎo)體產(chǎn)業(yè)提供卓越的EDA解決方案。公司的長期目標(biāo)是通過EDA工具的研發(fā)和上云實踐,參與國產(chǎn)EDA完整工具鏈布局并探索適合中國國情的工業(yè)軟件上云的路徑與模式,賦能半導(dǎo)體產(chǎn)業(yè)高質(zhì)量發(fā)展。公司的主營業(yè)務(wù)包括:EDA軟件研發(fā)、IC設(shè)計云解決方案以及IC設(shè)計服務(wù)。
我要收藏
點個贊吧
轉(zhuǎn)發(fā)分享
咨詢詳情:如需咨詢文中涉及的相關(guān)產(chǎn)品或解決方案詳情,請加微信:ZiDongHuaX 。
微信聯(lián)盟:EDA微信群、集成電路微信群、半導(dǎo)體產(chǎn)業(yè)微信群、高質(zhì)量發(fā)展微信群,各細(xì)分行業(yè)微信群:點擊這里進入。
鴻達安視:水文水利在線監(jiān)測儀器、智慧農(nóng)業(yè)在線監(jiān)測儀器 查看各品牌在細(xì)分領(lǐng)域的定位宣傳語
微信聯(lián)盟:EDA微信群、集成電路微信群、半導(dǎo)體產(chǎn)業(yè)微信群、高質(zhì)量發(fā)展微信群,各細(xì)分行業(yè)微信群:點擊這里進入。
鴻達安視:水文水利在線監(jiān)測儀器、智慧農(nóng)業(yè)在線監(jiān)測儀器 查看各品牌在細(xì)分領(lǐng)域的定位宣傳語


評論排行